📄️ 高速电路的设计 🚧
高速 PCB 设计需考虑因素
高速 PCB 设计需考虑因素
这世界上有两类硬件工程师,一类已经遇到了信号完整性问题,另一类即将遇到信号完整性问题。
分析信号,通常我们会从时域和频域的角度来进行。
传输线是一种理想元件,由任意两条由一定长度的导线组成,分为信号路径和返回路径(也叫参考路径)。传输线由两个特征:特性阻抗和时延。
单一网络上的信号失真问题分为三个方面:反射、上升沿退化、时序错误。
一根信号线上有信号通过时,在 PCB 板上与之相邻的信号线上就会感应出相关的信号,我们称之为串扰。串扰通常表现为毛刺。串扰是传输线之间相互的寄生电感产生耦合引发的,带来的危害是使信号畸变。
电源完整性是指电源波形的质量,研究的是电源分配网络(PDN)。并从系统供电网络综合考虑,消除 / 降低噪声对电源的影响。电源完整性的设计目标是把电源噪声控制在运行的范围内,为芯片提供干净稳定的电压,并使它能够维持在一个很小的容差范围内(通常为 5% 以内),实时响应负载对电流的快速变化,并能够为其他信号提供低阻抗的回流路径。